您的位置:網站首頁 > 電腦維修培訓 > 正文 >
DRAM與CPU的連接
來源: 日期:2013-10-4 22:42:49 人氣:標簽:
DRAM與CPU的連接
比起SRAM,DRAM與CPU相連時需要多考慮兩點,一是刷新,二是行、列地址分時傳送。
2164是“×l位”結構,每8片可組成64 KB的存儲空間。一組中每片的數據輸入線和數據輸出線應連在一起,再分別和CPI.7的相應的一根數據線相連;8片的RAS、CAS、WE分別連在一起,用來同時對8片進行操作。
因為2164內部的行地址和列地址是分別鎖存的,所以應將行地址和列地址分時送出,圖中的行/列多路器用來完成此功能。又由于2164是DRAM,需要刷新,所以用刷新多路器對CPU正常讀/寫的行地址和刷新用的行地址進行選擇。刷新行地址是由刷新時鐘對刷新計數器計數產生。
這里突出了行、列地址分時送出及刷新行地址的產生。至于RAS和CAS的產生,和sRAM有相同之處,即除了進行片內尋址的低位地址線(A15~A0)外,由高位地址進行譯碼產生,但要考慮RAS和CAS的時序配合問題。
上面分析了和動態RAM相連從原理上需要外加的電路。實際上,這些電路早已被包括在集成化的動態RAM控制器中。例如,Intel 8203就是用來支持8086/8088 CPU和2164、2118(16 K×1位)等DRAM相連的控制器。在現代微型計算機中,動態RAM控制器被集成在稱為控制芯片組的邏輯中。
【看看這篇文章在百度的收錄情況】
相關文章
- 上一篇: CPU的引腳被弄斷有何影響
- 下一篇: 如何更好地對CPU進行保養?超頻要合理